×
验证码:
换一张
忘记密码?
记住我
CORC
首页
科研机构
检索
知识图谱
申请加入
托管服务
登录
注册
在结果中检索
科研机构
北京大学 [2]
清华大学 [1]
兰州理工大学 [1]
兰州大学 [1]
华南理工大学 [1]
内容类型
期刊论文 [6]
发表日期
2018 [2]
2017 [1]
2014 [1]
2010 [1]
2008 [1]
学科主题
943.3 Spec... [1]
×
知识图谱
CORC
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共6条,第1-6条
帮助
限定条件
内容类型:期刊论文
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
题名升序
题名降序
发表日期升序
发表日期降序
提交时间升序
提交时间降序
Unified forms of the CDR method of approximate reasoning on Antanassov's intuitionistic fuzzy sets and its property analysis
期刊论文
Computational Intelligence, 2018, 卷号: 34, 期号: 4, 页码: 1101-1121
作者:
Li, Jun
;
Xu, Xiaofu
收藏
  |  
浏览/下载:1/0
  |  
提交时间:2020/11/14
Clock and data recovery circuits (CDR circuits)
Fuzzy sets
Robustness (control systems)
consequent dilation rule (CDR)
continuity
Implication operators
Intuitionistic fuzzy reasonings
Reductivity
Using cell phone location to assess misclassification errors in air pollution exposure estimation (EI收录)
期刊论文
Environmental Pollution, 2018, 卷号: 233, 页码: 261-266
作者:
Yu, Haofei[1,2]
;
Russell, Armistead[1]
;
Mulholland, James[1]
;
Huang, Zhijiong[3]
收藏
  |  
浏览/下载:115/0
  |  
提交时间:2019/04/22
Air pollution
Air quality
Cellular telephones
Clock and data recovery circuits (CDR circuits)
Errors
Location
Pollution
Telecommunication equipment
Telephone sets
Delay-locked loop based clock and data recovery with wide operating range and low jitter in a 65-nm CMOS process
期刊论文
INTERNATIONAL JOURNAL OF CIRCUIT THEORY AND APPLICATIONS, 2017
Wang, Yuan
;
Liu, Yuequan
;
Jia, Song
;
Zhang, Xing
收藏
  |  
浏览/下载:8/0
  |  
提交时间:2017/12/03
delay-locked loop (DLL)
clock and data recovery (CDR)
jitter
operating range
PERFORMANCE
LINE
A power efficient 1.0625-3.125 Gb/s serial transceiver in 130 nm digital CMOS for multi-standard applications
期刊论文
SCIENCE CHINA-INFORMATION SCIENCES, 2014
Hou ZhongYuan
;
Yang Fan
;
Liu JunHua
;
Zhang Xing
收藏
  |  
浏览/下载:3/0
  |  
提交时间:2017/12/03
serial transceiver
multi-standard
power efficiency
SST
CDR
DATA RECOVERY CIRCUIT
90NM CMOS
CLOCK
TRANSMITTER
SERDES
一种用于高速锁相环的零死区鉴频鉴相器
期刊论文
2010, 2010
屈强
;
曾烈光
;
QU QIANG
;
ZENG LIEGUANG
收藏
  |  
浏览/下载:4/0
基于DVI的时钟数据恢复电路设计
期刊论文
半导体学报/Pan Tao Ti Hsueh Pao/Chinese Journal of Semiconductors, 2008, 卷号: 29, 期号: 7, 页码: 1417-1421
作者:
肖剑
;
陈贵灿
;
张福甲
;
王永顺
收藏
  |  
浏览/下载:3/0
  |  
提交时间:2015/04/27
DVI
时钟数据恢复
过采样
DPLL
Accuracy rate
Bit errors
Bit parallel
Clock-and-data-recovery (CDR) circuits
CMOS processing
Data rates
Data recovery
Pixel data
System clocks
Testing results
Visual interfaces
©版权所有 ©2017 CSpace - Powered by
CSpace