×
验证码:
换一张
忘记密码?
记住我
CORC
首页
科研机构
检索
知识图谱
申请加入
托管服务
登录
注册
在结果中检索
科研机构
北京大学 [17]
清华大学 [16]
重庆大学 [3]
安徽大学 [3]
电子学研究所 [2]
微电子研究所 [2]
更多...
内容类型
期刊论文 [41]
会议论文 [7]
其他 [7]
学位论文 [5]
发表日期
2022 [1]
2018 [1]
2017 [3]
2016 [6]
2015 [2]
2014 [4]
更多...
学科主题
FPGA [1]
光学工程 [1]
微电子学 [1]
电子、电信技术 [1]
空间环境 [1]
×
知识图谱
CORC
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共60条,第1-10条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
题名升序
题名降序
发表日期升序
发表日期降序
提交时间升序
提交时间降序
Performance improvement of a three-phase PLL under distorted grid conditions based on frequency adaptive hybrid pre-filtering
期刊论文
IET POWER ELECTRONICS, 2022
作者:
Wang, Zhenshang
;
Fu, Peng
;
Huang, Liansheng
;
Chen, Xiaojiao
;
He, Shiying
收藏
  |  
浏览/下载:14/0
  |  
提交时间:2022/12/23
可重构高通量信号处理加速与存储接口技术研究
学位论文
博士, 北京: 中国科学院大学, 2018
-
收藏
  |  
浏览/下载:32/0
  |  
提交时间:2018/06/02
可重构计算
存储器接口
宽范围DLL
浮点FFT
运算加速
High-precision long-haul fiber-optic time transfer between multi stations
期刊论文
ACTA PHYSICA SINICA, 2017, 卷号: 66, 期号: 20, 页码: 9
作者:
Chen Fa-Xi
;
Zhao Kan
;
Zhou Xu
;
Liu Tao
;
Zhang Shou-Gang
收藏
  |  
浏览/下载:28/0
  |  
提交时间:2021/11/29
fiber optics
time synchronization
synchronization network
Delay-locked loop based clock and data recovery with wide operating range and low jitter in a 65-nm CMOS process
期刊论文
INTERNATIONAL JOURNAL OF CIRCUIT THEORY AND APPLICATIONS, 2017
Wang, Yuan
;
Liu, Yuequan
;
Jia, Song
;
Zhang, Xing
收藏
  |  
浏览/下载:8/0
  |  
提交时间:2017/12/03
delay-locked loop (DLL)
clock and data recovery (CDR)
jitter
operating range
PERFORMANCE
LINE
Efficient laser noise reduction method via actively stabilized optical delay line
期刊论文
OPTICS EXPRESS, 2017
Li, Dawei
;
Qian, Cheng
;
Li, Ye
;
Zhao, Jianye
收藏
  |  
浏览/下载:1/0
  |  
提交时间:2017/12/03
FREQUENCY STABILIZATION
COHERENT TRANSFER
FIBER
PHASE
INTERFEROMETRY
FEEDBACK
LOCKING
CLOCKS
CAVITY
A Robust Energy/Area-Efficient Forwarded-Clock Receiver With All-Digital Clock and Data Recovery in 28-nm CMOS for High-Density Interconnects
期刊论文
IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, 2016, 卷号: 24, 期号: 2, 页码: 578-586
作者:
Chen, Shuai
;
Li, Hao
;
Chiang, Patrick Yin
收藏
  |  
浏览/下载:21/0
  |  
提交时间:2019/12/13
All-digital clock and data recovery (ADCDR)
delay-locked loop (DLL)
forwarded-clock (FC) receiver
high-density interconnect
jitter tolerance
multicore processor
process variation
voltage and temperature drift
Delay-locked loop based frequency quadrupler with wide operating range and fast locking characteristics
其他
2016-01-01
Wang, Yuan
;
Liu, Yuequan
;
Jiang, Mengyin
;
Jia, Song
;
Zhang, Xing
收藏
  |  
浏览/下载:3/0
  |  
提交时间:2017/12/03
A novel low-power readout structure with 1/2 sub-scan time-delay-integration and DLL-based A/D for 1024��6 infrared focal plane array
其他
2016-01-01
Liu, Benyuanyi
;
Lu, Wengao
;
Liu, Dahe
;
Yu, Shanzhe
;
Zhang, Yacong
;
Chen, Zhongjian
收藏
  |  
浏览/下载:4/0
  |  
提交时间:2017/12/03
Delay-locked loop based frequency quadrupler with wide operating range and fast locking characteristics
其他
2016-01-01
Wang, Yuan
;
Liu, Yuequan
;
Jiang, Mengyin
;
Jia, Song
;
Zhang, Xing
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2017/12/03
quadrupler
delay-locked loop (DLL)
eight-phase-clock generator
edge-combiner
wide operating range
fast locking
MULTIPLIER
A Novel Low-Power Readout Structure with 1/2 Sub-Scan Time-Delay-Integration and DLL-Based A/D for 1024x6 Infrared Focal Plane Array
其他
2016-01-01
Liu, Benyuanyi
;
Lu, Wengao
;
Liu, Dahe
;
Yu, Shanzhe
;
Zhang, Yacong
;
Chen, Zhongjian
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2017/12/03
Time-delay-integration (TDI)
sub-scan
Infrared Focal Plane Array (IRFPA)
Delay-locked-loop (DLL)
Analog-to-digital converter (ADC)
CMOS IMAGE SENSOR
©版权所有 ©2017 CSpace - Powered by
CSpace