基于FPGA的全数字化峰值时刻检测技术
王飞
刊名电子测量与仪器学报
2015-06-15
期号06页码:914-919
关键词时间间隔测量 峰值时刻检测 抽头延迟线 时间数字转换
中文摘要基于阈值的前沿到达时刻判别方法受信号幅度变化的影响较大,通常具有较大的随机游走。更为精确的恒比定时等方法需要额外的硬件,会提高系统的复杂度。为解决这一难题提出了利用FPGA实现的全数字化峰值时刻检测技术。首先由时间测量理论角度出发,分析了信号幅度变化引起随机游走的原因,并针对具有一定前后沿对称性的信号研究了利用信号前后沿计算峰值时刻的理论依据。随后利用FPGA对此技术进行了硬件实现,并搭建了测试平台,对测量结果进行了实验测试。对25 ns脉冲信号的测试结果表明,采用全数字化峰值时刻检测技术后,系统的时间的随机游走由5 ns提高到0.24 ns以内。
内容类型期刊论文
源URL[http://ir.ciomp.ac.cn/handle/181722/53716]  
专题长春光学精密机械与物理研究所_中科院长春光机所知识产出
推荐引用方式
GB/T 7714
王飞. 基于FPGA的全数字化峰值时刻检测技术[J]. 电子测量与仪器学报,2015(06):914-919.
APA 王飞.(2015).基于FPGA的全数字化峰值时刻检测技术.电子测量与仪器学报(06),914-919.
MLA 王飞."基于FPGA的全数字化峰值时刻检测技术".电子测量与仪器学报 .06(2015):914-919.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace